OpenPIC и MPIC - OpenPIC and MPIC
Чтобы соревноваться с Intel с Расширенный программируемый контроллер прерываний (APIC), что позволило первым Intel 486 -основан мультипроцессор системы, в начале 1995 г. AMD и Cyrix предлагается как несколько схожий по назначению OpenPIC архитектура с поддержкой до 32 процессоров.[1] Архитектура OpenPIC имела хотя бы декларативную поддержку со стороны IBM и Compaq около 1995 года.[2] Однако материнская плата x86 с OpenPIC не выпускалась.[3] После провала OpenPIC на рынке x86 AMD лицензировала Архитектура Intel APIC для своего AMD Athlon и более поздние процессоры.
Однако IBM разработала свои Многопроцессорный контроллер прерываний (MPIC) на основе спецификации реестра OpenPIC.[4] В эталонном дизайне IBM процессоры совместно используют MPIC через Шина DCR, с их доступом к шине, контролируемым арбитром DCR. MPIC поддерживает до четырех процессоров и до 128 источников прерываний.[4] Благодаря различным реализациям MPIC был включен в PowerPC эталонные образцы и некоторые розничные компьютеры.
IBM использовала MPIC на основе OpenPIC 1.0 в своих RS / 6000 F50 и один на основе OpenPIC 1.2 в их RS / 6000 S70. Обе эти системы также использовали двойной 8259 на своих мостах PCI-ISA.[5] IBM MPIC также использовался в RS / 6000 7046 Model B50.[6]
В яблоко Гидра Ввод / вывод Mac (MIO) чип (с 1990-х гг. классическая Mac OS эпохи) реализовал MPIC вместе с SCSI контроллер АБР контроллер GeoPort контроллер и таймеры.[7] Реализация Apple «Open PIC» (как написано в документации Apple той эпохи) в их первом чипе MIO для Общая эталонная платформа аппаратного обеспечения был основан на версии 1.2 спецификации регистров и поддерживал до двух процессоров и до 20 источников прерываний.[8] MPIC был также включен в новый контроллер ввода / вывода K2, используемый в Power Mac G5s.[9][10]
Freescale также использует MPIC («совместимый с Open PIC») на всех своих PowerQUICC и QorIQ процессоры.[11] Linux Виртуальная машина на основе ядра (KVM) поддерживает виртуализированный MPIC с 256 прерываниями на основе вариантов Freescale.[12]
Смотрите также
Рекомендации
- ^ "Определение OpenPIC из энциклопедии журнала PC". Pcmag.com. 1994-12-01. Получено 2011-11-03.
- ^ Брук Кротерс (20 марта 1995 г.). AMD и Cyrix предлагают альтернативную спецификацию SMP. InfoWorld. п. 8. ISSN 0199-6649.
- ^ Андре Д. Бальса, Примечание, приложенное к «Linux Benchmarking: Part III - Interpreting Benchmark Results» опубликовано в выпуске 24 Linux Gazette за январь 1998 г.
- ^ а б IBM Многопроцессорный контроллер прерываний. Книга данных В архиве 2014-02-23 в Wayback Machine
- ^ Центр оценки TTAP Arca Systems, "Распределенная система IBM Corporation RS / 6000 под управлением AIX версии 4.3.1. Безопасность C2, прошедшая оценку TCSEC ", стр. 29
- ^ RS / 6000 7046 Справочник по модели B50, ноябрь 1999 г., документ IBM G24-7046-00, стр. 107
- ^ Справочная платформа Yellowknife Руководство по проектированию оборудования, п. 11
- ^ Технология Macintosh в Общей аппаратной эталонной платформе, раздел «2.4.7 Открытый контроллер прерываний PIC», стр. 11, ISBN 155860393X
- ^ Загляните внутрь двухпроцессорного Power Mac на базе G5
- ^ Примечание разработчика Power Mac G5 (устаревшая версия), п. 26
- ^ Узел контроллера прерываний Freescale MPIC
- ^ / (2013-04-30). "linux / Documentation / virtual / kvm / devices / mpic.txt at master". Github.com. Получено 2014-02-12.CS1 maint: числовые имена: список авторов (связь)