SmartSpice - SmartSpice

SmartSpice это коммерческая версия СПЕЦИЯ (Программа моделирования с акцентом на интегральные схемы), разработанная Сильвако. SmartSpice используется для проектирования сложных аналоговые схемы анализировать критические сети, характеризовать библиотеки ячеек и проверять аналоговые схемы со смешанными сигналами. SmartSpice совместим с популярными аналоговыми схемами проектирования и литейными моделями устройств. Он поддерживает среду моделирования с ограниченным пространством проектирования.[1] Среди его применений в электронная промышленность это динамический анализ времени.[2]

Ключевая особенность

  • HSPICE -совместимые списки соединений, модели, функции анализа и результаты
  • Может обрабатывать до 400000 активных устройств в 32-битной и 8 миллионов активных устройств в 64-битной версии
  • Поддерживает несколько потоков для параллельной работы
  • Несколько решателей и пошаговые алгоритмы
  • Коллекция откалиброванных моделей SPICE для традиционных технологий (биполярный, CMOS) и новых технологий (например, TFT, SOI,[3] HBT, FRAM)
  • Предоставляет открытую среду разработки моделей и аналоговые поведенческие возможности с Verilog-A вариант
  • Поддерживает Каденция аналоговый поток через OASIS
  • Предлагает временный не-Метод Монте-Карло для моделирования переходного шума в нелинейных динамических цепях

Поддерживаемые модели транзисторов

  • BJT / HBT: Gummel-Poon, Quasi-RC, VBIC, MEXTRAM, MODELLA, HiCUM
  • МОП-транзистор: УРОВЕНЬ 1, УРОВЕНЬ 2, УРОВЕНЬ 3, BSIM1, BSIM3, BSIM4, BSIM5, MOS 11, PSP, MOS 20, ЭКВ, HiSIM, HVMOS
  • TFT: Модели TFT на основе аморфного и поликремния: Berkeley, Leroux, RPI
  • ТАК ЧТО Я: Беркли BSIM3SOI PD / DD / FD, UFS, LETISOI
  • MESFET: Статц, Куртис I и II, TriQuint
  • JFET: УРОВЕНЬ 1, УРОВЕНЬ 2
  • Диод: Беркли, Фаулер-Нордхайм, Philips JUNCAP / Level 500
  • КАДР: Ramtron FCAP

Поддерживаемые форматы ввода

Список соединений Berkeley SPICE, список соединений HSPICE, файлы матриц RLGC W-элементов, файлы моделей S-параметров, Verilog-A и AMS, C / C ++

Поддерживаемые форматы вывода

Raw-файлы, выходные листы, результаты анализа, данные измерений, формы сигналов (переносимые на платформы unix / windows)

использованная литература

  1. ^ Чаттерджи, Паллаб. «Закругление углов дизайна». Chip Design Mag. Получено 2010-04-14.
  2. ^ Тимманнагари, Чандра (2005). Дизайн процессора: ответы на часто задаваемые вопросы. Springer. стр.201. ISBN  038723800X.
  3. ^ Маршалл, Эндрю; Натараджан, Сридхар (2002). Дизайн SOI. Springer. п. 71.

внешние ссылки