История процессоров общего назначения - History of general-purpose CPUs - Wikipedia

В история универсального Процессоры является продолжением более раннего история вычислительной техники.

1950-е: Ранние образцы

Модуль вакуумной трубки из компьютеров IBM серии 700

В начале 1950-х дизайн каждого компьютера был уникальным. Не существовало машин с восходящей совместимостью или компьютерных архитектур с множеством различных реализаций. Программы, написанные для одной машины, не будут работать ни на каких других, даже на других типах той же компании. Тогда это не было серьезным недостатком, потому что не было разработано большого объема программного обеспечения для работы на компьютерах, поэтому начало программирования с нуля не считалось большим препятствием.

Свобода дизайна в то время была очень важна, потому что дизайнеры были очень ограничены стоимостью электроники и только начинали исследовать, как лучше всего организовать компьютер. Некоторые из основных функций, представленных в этот период, включали индексные регистры (на Ферранти Марк 1 ), а обратный адрес инструкция по сохранению (UNIVAC I ), непосредственные операнды (IBM 704 ) и обнаружение недействительных операций (IBM 650 ).

К концу 1950-х годов коммерческие строители разработали заводские компьютеры, поставляемые на грузовиках. Самым распространенным компьютером был IBM 650, который использовал барабанная память на какие программы были загружены с использованием бумаги перфолента или же перфокарты. Также включены некоторые высокопроизводительные машины основная память что обеспечило более высокие скорости. Жесткие диски также начали становиться популярными.

Компьютер - это автоматический счеты. Тип системы счисления влияет на то, как она работает. В начале 1950-х годов большинство компьютеров было построено для конкретных задач числовой обработки, и многие машины использовали десятичные числа в качестве основной системы счисления; то есть математические функции машин работали с основанием-10, а не с основанием-2, как это принято сегодня. Это были не просто двоично-десятичный код (BCD). У большинства машин было десять электронных ламп на цифру в каждой. регистр процессора. Некоторые ранние Советский разработчики компьютеров реализовали системы на основе троичная логика; то есть бит может иметь три состояния: +1, 0 или -1, соответствующие положительному, нулевому или отрицательному напряжению.

Ранний проект для ВВС США, БИНАК попытался сделать легкий и простой компьютер, используя двоичную арифметику. Это произвело глубокое впечатление на отрасль.

Еще в 1970 году основные компьютерные языки были неспособны стандартизировать свое числовое поведение, потому что в десятичных компьютерах были группы пользователей, слишком большие, чтобы их можно было отчуждать.

Даже когда дизайнеры использовали двоичную систему, у них все еще было много странных идей. Некоторые использовали знаковую арифметику (-1 = 10001) или дополнение (-1 = 11110), а не современные два дополнения арифметика (-1 = 11111). Большинство компьютеров использовали шестибитные наборы символов, потому что они адекватно кодировали Холлерита. перфокарты. Для дизайнеров того периода было главным откровением осознание того, что слово данных должно быть кратно размеру символа. Они начали разрабатывать компьютеры с 12-, 24- и 36-битными словами данных (например, см. TX-2 ).

В эту эпоху Закон Гроша доминировал компьютерный дизайн: стоимость компьютера увеличивалась как квадрат его скорости.

1960-е: компьютерная революция и CISC

Одна из основных проблем ранних компьютеров заключалась в том, что программа для одного не работала ни на одном другом. Компьютерные компании обнаружили, что у их клиентов мало причин сохранять лояльность к данному бренду, поскольку следующий компьютер, который они купят, в любом случае будет несовместим. На тот момент обычно беспокоили только цена и производительность.

В 1962 году IBM попробовала новый подход к проектированию компьютеров. План состоял в том, чтобы создать семейство компьютеров, на которых можно было бы запускать одно и то же программное обеспечение, но с разной производительностью и по разной цене. По мере роста потребностей пользователей они могли перейти на более крупные компьютеры, сохранив при этом все свои инвестиции в программы, данные и носители.

Для этого они разработали один эталонный компьютер названный Система / 360 (S / 360). Это был виртуальный компьютер, эталонный набор инструкций и возможности, которые поддерживали все машины в семействе. Чтобы обеспечить разные классы машин, каждый компьютер в семействе будет использовать более или менее аппаратную эмуляцию, и более или менее микропрограмма эмуляции, чтобы создать машину, способную запускать полный S / 360 Набор инструкций.

Например, недорогая машина может включать очень простой процессор по невысокой цене. Однако это потребовало бы использования более крупного эмулятора микрокода для обеспечения остальной части набора команд, что замедлило бы его. В высокопроизводительной машине будет использоваться гораздо более сложный процессор, который сможет напрямую обрабатывать большую часть проекта S / 360, что позволит запустить гораздо более простой и быстрый эмулятор.

IBM сознательно выбрала ссылку Набор инструкций довольно сложный и очень способный. Несмотря на то, что компьютер был сложным, его магазин управления проведение микропрограмма останется относительно небольшим, и его можно будет сделать с очень быстрой памятью. Еще одним важным эффектом было то, что одна инструкция могла описывать довольно сложную последовательность операций. Таким образом, компьютерам, как правило, приходилось извлекать меньше инструкций из основной памяти, что можно было бы сделать медленнее, меньше и дешевле при заданном сочетании скорости и цены.

Поскольку S / 360 должен был стать преемником обеих научных машин, таких как 7090 и машины для обработки данных, такие как 1401, ему нужен был дизайн, который мог бы разумно поддерживать все формы обработки. Следовательно, набор команд был разработан для управления простыми двоичными числами и текстом, научными числами с плавающей запятой (аналогично числам, используемым в калькуляторе), а также двоично-десятичный код арифметика, необходимая для бухгалтерских систем.

Почти все последующие компьютеры в той или иной форме включали эти инновации. Этот базовый набор функций теперь называется сложные вычисления с набором команд (CISC, произносится как «sisk»), термин, появившийся много лет спустя, когда вычисление с сокращенным набором команд (RISC) начала завоевывать долю рынка.

Во многих CISC инструкция может обращаться либо к регистрам, либо к памяти, обычно несколькими разными способами. Это упростило программирование CISC, потому что программист мог запомнить от тридцати до ста инструкций, а набор от трех до десяти. режимы адресации а не тысячи отдельных инструкций. Это называлось ортогональный набор команд. В PDP-11 и Motorola 68000 архитектура являются примерами почти ортогональных наборов инструкций.

Также был СВЯЗКА (Берроуз, UNIVAC, NCR, Корпорация Control Data, и Honeywell ), которые в это время соревновались с IBM; однако IBM доминировала в эпоху с S / 360.

Корпорация Берроуз (которая позже объединилась с Sperry / Univac и образовала Unisys ) предложили альтернативу S / 360 со своими Большие системы Берроуза B5000 серии. В 1961 году у B5000 была виртуальная память, симметричная многопроцессорная обработка, операционная система с мультипрограммированием (Master Control Program (MCP)), написанная на АЛГОЛ 60, и первые в отрасли компиляторы с рекурсивным спуском еще в 1963 году.

Конец 1960-х - начало 1970-х: БИС и микропроцессоры.

В МОП-транзистор (полевой транзистор металл-оксид-полупроводник), также известный как МОП-транзистор, был изобретен Мохамед Аталла и Давон Канг в Bell Labs в 1959 году и продемонстрировал в 1960 году. Это привело к развитию металл-оксид-полупроводник (MOS) Интегральная схема (IC), предложенный Кангом в 1961 году и изготовленный Фредом Хейманом и Стивеном Хофштейном в RCA в 1962 г.[1] С этими высокая масштабируемость,[2] и гораздо более низкое энергопотребление и более высокая плотность, чем биполярные переходные транзисторы,[3] MOSFET позволил построить высокая плотность интегральные схемы.[4][5] Достижения в MOS Технология интегральных схем привела к разработке крупномасштабная интеграция (LSI) в конце 1960-х годов и, в конечном итоге, изобретение микропроцессор в начале 1970-х гг.[6]

В 1960-х годах развитие электронных калькуляторы, электронный часы, то Компьютер наведения Apollo, и Ракета Минитмен, помогло сделать МОП интегральные схемы экономичными и практичными. В конце 1960-х первые микросхемы калькуляторов и часов начали показывать, что очень маленькие компьютеры могут быть возможны с крупномасштабная интеграция (БИС). Это привело к изобретению микропроцессор, однокристальный процессор. В Intel 4004, выпущенный в 1971 году, был первым коммерческим микропроцессором.[7][8] Истоки 4004 восходят к "Проекту Busicom",[9] который начался в японском калькулятор Компания Бизиком в апреле 1968 г., когда инженер Масатоши Шима была поставлена ​​задача разработать специальный LSI набор микросхем, вместе со своим руководителем Тадаши Танба, для использования в Бусиком 141-ПФ настольный калькулятор со встроенным принтером.[10][11] Его первоначальная конструкция состояла из семи микросхем LSI, в том числе трехчиповой. ЦПУ.[9] Его дизайн включал арифметические единицы (сумматоры ), единицы множителя, регистры, только для чтения памяти, а макро-инструкция набор контролировать десятичный компьютер система.[10] Затем Busicom захотелось универсального набора микросхем LSI не только для настольных калькуляторов, но и для другого оборудования, такого как банкомат, кассовый аппарат и биллинговая машина. Таким образом, в конце 1968 года Шима начал работу над набором микросхем LSI общего назначения.[11] Острый инженер Тадаши Сасаки, который также принимал участие в его разработке, задумал однокристальный микропроцессор в 1968 году, когда он обсуждал эту концепцию на совещании, проводившемся в Японии. Сасаки считает, что основное изобретение состоит в том, чтобы разбить чипсет калькулятора на четыре части: ПЗУ (4001), баран (4002), регистры сдвига (4003) и ЦПУ (4004) неизвестной женщине, исследователю программной инженерии из Женский колледж Нары, присутствовавший на встрече. Затем Сасаки впервые встретился с Роберт Нойс из Intel в 1968 году и представила женскую концепцию набора микросхем с четырьмя подразделениями компаниям Intel и Busicom.[12]

Busicom обратился к американской компании Intel за помощь в производстве в 1969 году. Intel, которая в то время в основном производила память, имела возможности для производства кремниевый затвор MOS чип Busicom требуется.[11] Шима отправился в Intel в июне 1969 года, чтобы представить свое проектное предложение. Из-за того, что Intel не хватало инженеров-логиков для понимания логических схем или инженеров по схемам для их преобразования, Intel попросила Шима упростить логику.[11] Intel хотела одночиповый процессор,[11] под влиянием Тадаши Сасаки из Sharp, который представил концепцию Busicom и Intel в 1968 году.[12] Дизайн однокристального микропроцессора был разработан компанией Intel. Марсиан "Тед" Хофф в 1969 г.,[9] упрощение первоначальной конструкции Shima до четырех микросхем, включая однокристальный процессор.[9] Из-за того, что в формулировке Хоффа отсутствуют ключевые детали, Шима придумал свои собственные идеи по поиску решений для ее реализации. Шима отвечал за добавление 10-битного статического регистр сдвига чтобы сделать его полезным в качестве буфера принтера и интерфейса клавиатуры, многие улучшения Набор инструкций, делая баран организация, подходящая для калькулятора, адрес памяти передача информации, ключевая программа в области производительности и возможностей программы, функциональная спецификация, представление о десятичном компьютере, программное обеспечение, логика настольного калькулятора, режим реального времени Ввод / вывод управление и инструкция обмена данными между аккумулятор и регистр общего назначения. Хофф и Шима в конце концов осознали 4-битный концепция микропроцессора вместе, с помощью Intel Стэнли Мазор интерпретировать идеи Шимы и Хоффа.[11] Спецификации четырех чипов разрабатывались в течение нескольких месяцев в 1969 году командой Intel во главе с Хоффом и командой Busicom во главе с Шимой.[9]

В конце 1969 года Сима вернулся в Японию.[11] После этого Intel не проводила дальнейших работ над проектом до начала 1970 года.[11][9] Шима вернулся в Intel в начале 1970 года и обнаружил, что с тех пор, как он ушел, с 4004 больше не проводилось никаких работ, и что Хофф перешел к другим проектам.[11] Всего за неделю до того, как Шима вернулся в Intel,[11] Федерико Фаггин присоединился к Intel и стал руководителем проекта.[9] После того, как Шима объяснил Фэггину проект, они вместе разработали 4004.[11] Таким образом, главными разработчиками чипа были Фаггин, создавший методологию проектирования и дизайн чипа на основе кремния, Хофф, который сформулировал архитектуру, прежде чем перейти к другим проектам, и Шима, который создал первоначальный дизайн Busicom, а затем помогал в разработке окончательный дизайн Intel.[10] 4004 был впервые представлен в Японии как микропроцессор для калькулятора Busicom 141-PF в марте 1971 года.[11][10] В Северной Америке первым публичным упоминанием 4004 было объявление в выпуске журнала от 15 ноября 1971 г. Электронные новости.[13]

NEC выпустили μPD707 и μPD708, двухчиповый 4-битный ЦПУ, в 1971 г.[14] За ними в апреле 1972 года последовал первый однокристальный микропроцессор NEC, μPD700.[15][16] Это был прототип мкКОМ-4 (μPD751), выпущенный в апреле 1973 г.,[15] объединение μPD707 и μPD708 в один микропроцессор.[14] В 1973 г. Toshiba выпустила TLCS-12, первый 12 бит микропроцессор.[15][17]

1970-е: революция микропроцессоров

Первый рекламный ролик микропроцессор, то двоично-десятичный код (BCD) на основе Intel 4004, был выпущен Бизиком и Intel в 1971 г.[10][12] В марте 1972 года Intel представила микропроцессор с 8 бит архитектура, 8008 интегрированный логика pMOS повторное внедрение транзисторно-транзисторная логика (TTL) на основе Datapoint 2200 ЦПУ.

4004 дизайнера Федерико Фаггин и Масатоши Шима продолжил разработку своего преемника, Intel 8080, немного больше мини-компьютер -подобный микропроцессор, в значительной степени основанный на отзывах клиентов об ограниченном 8008. Как и 8008, он использовался для таких приложений, как терминалы, принтеры, кассовые аппараты и промышленные роботы. Тем не менее, более способный 8080 также стал исходным целевым процессором на раннем этапе. стандарт де-факто персональный компьютер Операционная система называется CP / M и использовался для таких сложных задач управления, как крылатые ракеты и многие другие варианты использования. Выпущенный в 1974 году, 8080 стал одним из первых действительно широко распространенных микропроцессоров.

К середине 1970-х годов использование интегральных схем в компьютерах стало обычным явлением. Десятилетие было отмечено рыночными потрясениями, вызванными падением цен на транзисторы.

Появилась возможность разместить на одной печатной плате целый процессор. В результате стали обычным делом миникомпьютеры, обычно с 16-битными словами и объемом памяти от 4 до 64 КБ.

CISC считались самыми мощными типами компьютеров, потому что их микрокод был небольшим и мог храниться в очень высокоскоростной памяти. Архитектура CISC также учитывала семантический разрыв как тогда это воспринималось. Это было определенное расстояние между машинным языком и языками программирования более высокого уровня, используемыми для программирования машины. Считалось, что компиляторы могли бы лучше справиться с более богатым набором инструкций.

Пользовательские CISC обычно создавались с использованием кусочек компьютерная логика, такая как чипы AMD 2900, с индивидуальным микрокодом. Компонент битового среза - это часть арифметико-логическое устройство (ALU), регистрационный файл или микросеквенсор. Большинство интегральных схем с битовым срезом имели ширину 4 бита.

К началу 1970-х гг. PDP-11 был разработан, возможно, самый продвинутый маленький компьютер своего времени. Практически сразу же были введены более широкие CISC, 32-битные VAX и 36-битный PDP-10.

IBM продолжала производить большие и быстрые компьютеры. Однако определение большого и быстрого теперь означало больше, чем мегабайт оперативной памяти, тактовые частоты около одного мегагерца,[18][19] и десятки мегабайт жестких дисков.

IBM System 370 была версией 360, настроенной для работы в виртуальных вычислительных средах. В виртуальный компьютер был разработан, чтобы снизить вероятность неисправимого сбоя программного обеспечения.

В Большие системы Берроуза (B5000, B6000, B7000) достигли самой большой доли рынка. Это был стековый компьютер, ОС которого была написана на диалекте Алгола.

Все эти различные разработки конкурировали за долю на рынке.

Первый однокристальный 16 бит Микропроцессор был представлен в 1975 году. Панафаком, конгломерат, образованный японскими компаниями Fujitsu, Fuji Electric, и Мацусита представила коммерческий 16-разрядный микропроцессор MN1610.[20][21][22] Согласно Fujitsu, это был «первый в мире 16-битный микрокомпьютер на единой микросхеме ».[21]

Intel 8080 был основой для 16-битной Intel 8086, который является прямым предком сегодняшней повсеместной x86 семья (включая Pentium и Core i7 ). Каждая инструкция 8080 имеет прямой эквивалент в большом наборе инструкций x86, хотя значения кода операции в последнем различаются.

Начало 1980–1990-х годов: уроки RISC

В начале 1980-х годов исследователи Калифорнийский университет в Беркли и IBM оба обнаружили, что большинство компиляторов и интерпретаторов компьютерных языков используют только небольшое подмножество инструкций сложные вычисления с набором команд (CISC). Большая часть мощности процессора игнорировалась в реальном использовании. Они поняли, что, сделав компьютер более простым и менее ортогональным, они могут сделать его быстрее и в то же время дешевле.

В то же время процесс вычисления стал быстрее по отношению ко времени необходимых обращений к памяти. Дизайнеры также экспериментировали с использованием больших наборов внутренних регистров. Целью было тайник промежуточные результаты в регистрах под управлением компилятора. Это также уменьшило количество режимы адресации и ортогональность.

Компьютерные конструкции, основанные на этой теории, получили название вычисление с сокращенным набором команд (RISC). У RISC обычно было большее количество регистров, доступ к которым осуществлялся более простыми инструкциями, с несколькими инструкциями специально для загрузки и сохранения данных в памяти. В результате получился очень простой основной ЦП, работающий на очень высокой скорости, поддерживающий все виды операций, которые компиляторы в любом случае использовали.

В распространенном варианте конструкции RISC используется Гарвардская архитектура, против Архитектура фон Неймана или сохраненная программная архитектура, общая для большинства других проектов. В машине с Гарвардской архитектурой программа и данные занимают отдельные устройства памяти и могут быть доступны одновременно. В машинах фон Неймана данные и программы смешиваются в одном запоминающем устройстве, что требует последовательного доступа, который производит так называемые Узкое место фон Неймана.

Одним из недостатков дизайна RISC было то, что программы, которые на них выполнялись, обычно были больше. Это потому что компиляторы должен генерировать более длинные последовательности более простых инструкций для получения тех же результатов. Поскольку эти инструкции в любом случае должны быть загружены из памяти, более крупный код частично компенсирует быструю обработку памяти RISC-дизайна.

В начале 1990-х инженеры японского Hitachi нашли способы сжать сокращенные наборы команд, чтобы они поместились в системы памяти даже меньшего размера, чем CISC. Такие схемы сжатия использовались для набора команд их SuperH серия микропроцессоров, введенная в 1992 году.[23] Набор команд SuperH позже был адаптирован для ARM архитектура с Большой палец Набор инструкций.[24] В приложениях, которым не требуется запускать старое двоичное программное обеспечение, сжатые RISC-файлы растут, чтобы доминировать в продажах.

Другим подходом к RISC был компьютер с минимальным набором команд (РАЗНОЕ), нильский, или же нулевой операнд Набор инструкций. Этот подход позволил понять, что большая часть места в инструкции использовалась для идентификации операндов инструкции. Эти машины помещали операнды в положение выталкивания (последним пришел, первым вышел) куча. Набор инструкций был дополнен несколькими инструкциями по выборке и хранению памяти. Чаще всего используется простое кэширование для обеспечения чрезвычайно быстрых RISC-машин с очень компактным кодом. Еще одним преимуществом было то, что задержки прерывания были очень малы, меньше, чем у большинства машин CISC (редкая особенность машин RISC). В Большие системы Берроуза архитектура использовала этот подход. B5000 был разработан в 1961 году, задолго до этого RISC было изобретено. Архитектура помещает шесть 8-битных инструкций в 48-битное слово и была предшественницей очень длинное командное слово (VLIW) дизайн (см. Ниже: 1990 по сегодняшний день ).

Архитектура Берроуза была одним из источников вдохновения для Чарльз Х. Мур язык программирования Четвертый, который, в свою очередь, вдохновил его более поздние разработки микросхем MISC. Например, его ядра f20 имели 31 5-битную инструкцию, что соответствовало четырем 20-битным словам.

Чипы RISC сейчас доминируют на рынке 32-битных встраиваемых систем. Микросхемы RISC меньшего размера становятся все более распространенными на рынке чувствительных к стоимости 8-битных встроенных систем. Основным рынком для ЦП RISC были системы, требующие небольшого энергопотребления или небольшого размера.

Даже некоторые процессоры CISC (на основе архитектур, созданных до того, как RISC стал доминирующим), например, более новые x86 процессоры, внутренне переводят инструкции в набор команд, подобный RISC.

Эти цифры могут многих удивить, потому что рынок воспринимается как настольные компьютеры. Архитектура x86 доминирует в продажах настольных и портативных компьютеров, но такие компьютеры составляют лишь небольшую часть продаваемых в настоящее время компьютеров. У большинства людей в промышленно развитых странах больше компьютеров, встроенных в их машины и дома, чем на рабочем столе.

Середина и конец 1980-х: использование параллелизма на уровне инструкций

В середине-конце 1980-х дизайнеры начали использовать технику, названную конвейерная обработка инструкций, в котором процессор работает над несколькими инструкциями на разных стадиях выполнения. Например, процессор может извлекать операнды для следующей инструкции, вычисляя результат текущей. Современные процессоры могут использовать более десятка таких стадий. (Конвейерная обработка была первоначально разработана в конце 1950-х гг. Международные Бизнес Машины (IBM) на их 7030 (Stretch) мейнфрейм-компьютер.) Компьютеры с минимальным набором команд (MISC) может выполнять инструкции за один цикл без конвейерной обработки.

Похожая идея, появившаяся всего несколько лет спустя, заключалась в параллельном выполнении нескольких инструкций на разных арифметико-логические устройства (ALU). Вместо того, чтобы работать только с одной инструкцией за раз, ЦП будет искать несколько похожих инструкций, которые не зависят друг от друга, и выполнять их параллельно. Такой подход называется суперскалярный дизайн процессора.

Такие методы ограничены степенью параллелизм на уровне инструкций (ILP) - количество независимых инструкций в программном коде. Некоторые программы могут очень хорошо работать на суперскалярных процессорах из-за присущего им высокого уровня ILP, особенно графики. Однако более общие проблемы имеют гораздо меньше ILP, что снижает возможное ускорение этих методов.

Ветвление - один из главных виновников. Например, программа может складывать два числа и переходить к другому сегменту кода, если число больше третьего числа. В этом случае, даже если операция ветвления отправляется второму ALU для обработки, он все равно должен ждать результатов от добавления. Таким образом, он работает не быстрее, чем если бы был только один ALU. Наиболее распространенное решение для этого типа проблемы - использовать тип предсказание ветвления.

Для повышения эффективности нескольких функциональных блоков, доступных в суперскалярный В конструкции, зависимости регистров операндов оказались еще одним ограничивающим фактором. Чтобы свести к минимуму эти зависимости, внеочередное исполнение инструкций. В такой схеме результаты команды, которые завершаются не по порядку, должны быть переупорядочены процессором в программном порядке, чтобы программа могла быть перезапущена после исключения. Внеочередное исполнение было главным достижением компьютерной индустрии в 1990-е годы.

Аналогичная концепция спекулятивное исполнение, где инструкции из одного направления ветвления (предсказанное направление) выполняются до того, как станет известно направление ветвления. Если направление ветвления известно, прогнозируемое направление и фактическое направление сравниваются. Если предсказанное направление было правильным, предположительно выполненные инструкции и их результаты сохраняются; если это было неправильно, эти инструкции и их результаты стираются. Спекулятивное выполнение в сочетании с точным предсказателем ветвлений дает большой прирост производительности.

Эти усовершенствования, которые изначально были разработаны в результате исследований проектов в стиле RISC, позволяют современным процессорам CISC выполнять двенадцать или более инструкций за такт, тогда как традиционные конструкции CISC могут занимать двенадцать или более циклов для выполнения одной инструкции.

Результирующая логика планирования инструкций этих процессоров велика, сложна и трудна для проверки. Кроме того, более высокая сложность требует большего количества транзисторов, что увеличивает энергопотребление и тепло. В этом RISC превосходит, потому что инструкции проще, меньше взаимозависимы и упрощают суперскалярные реализации. Однако, как продемонстрировала Intel, эти концепции можно применить к сложные вычисления с набором команд (CISC) дизайн, учитывая достаточно времени и денег.

1990 г. по сегодняшний день: с нетерпением жду

VLIW и EPIC

Логика планирования инструкций, которая делает суперскалярный процессор, является булевой логикой. В начале 1990-х значительным нововведением было осознание того, что координация компьютера с несколькими ALU может быть перенесена в компилятор, программное обеспечение, которое переводит инструкции программиста в инструкции машинного уровня.

Этот тип компьютера называется очень длинное командное слово (VLIW) компьютер.

Статическое планирование инструкций в компиляторе (в отличие от динамического планирования в процессоре) может снизить сложность ЦП. Это может улучшить производительность, снизить нагрев и стоимость.

К сожалению, компилятору не хватает точных знаний о проблемах планирования времени выполнения. Простое изменение множителя частоты ядра ЦП повлияет на планирование. Работа программы, определяемая входными данными, будет иметь большое влияние на планирование. Чтобы преодолеть эти серьезные проблемы, система VLIW может быть усовершенствована путем добавления обычного динамического планирования, теряя некоторые преимущества VLIW.

Статическое планирование в компиляторе также предполагает, что динамически сгенерированный код будет необычным. До создания Ява и Виртуальная машина Java -А это было правдой. Было разумно предположить, что медленная компиляция повлияет только на разработчиков программного обеспечения. Теперь с своевременная компиляция (JIT) виртуальные машины используются для многих языков, медленная генерация кода также влияет на пользователей.

Было несколько безуспешных попыток коммерциализации VLIW. Основная проблема заключается в том, что компьютер VLIW не масштабируется до различных точек цены и производительности, в отличие от компьютера с динамическим планированием. Другая проблема заключается в том, что проектирование компилятора для компьютеров VLIW очень сложно, и компиляторы, начиная с 2005 года, часто выдают неоптимальный код для этих платформ.

Кроме того, компьютеры VLIW оптимизируют пропускную способность, а не малую задержку, поэтому они были непривлекательными для инженеров, проектирующих контроллеры и другие компьютеры, встроенные в оборудование. В встроенные системы рынки часто первыми предлагали другие усовершенствования компьютеров, создавая большой рынок, не заботящийся о совместимости со старым программным обеспечением.

В январе 2000 г. Transmeta Corporation предприняли новый шаг, поместив компилятор в центральный процессор и заставив компилятор транслировать из ссылочного байтового кода (в их случае, x86 инструкций) во внутренний набор инструкций VLIW. Этот метод сочетает в себе простоту оборудования, низкое энергопотребление и скорость VLIW RISC с компактной системой основной памяти и программной обратной совместимостью, обеспечиваемой популярными CISC.

Intel с Itanium чип основан на том, что они называют явно параллельное вычисление инструкций (EPIC) дизайн. Предполагается, что такая конструкция обеспечивает преимущество VLIW в виде увеличения пропускной способности команд. Однако он позволяет избежать некоторых проблем масштабирования и сложности, явно предоставляя в каждом пучок инструкций информацию об их зависимостях. Эта информация вычисляется компилятором, как это было бы в проекте VLIW. Ранние версии также обратно совместимы с более новыми x86 программное обеспечение с помощью встроенного эмулятор режим. Целочисленные показатели разочаровали, и, несмотря на улучшения, продажи на оптовых рынках продолжают оставаться низкими.

Многопоточность

Текущий[когда? ] конструкции работают лучше всего, когда на компьютере выполняется только одна программа. Однако почти все современные операционные системы позволяют запускать несколько программ вместе. Чтобы ЦП переключился и работал над другой программой, нужны дорогостоящие переключение контекста. Напротив, многопоточные процессоры могут обрабатывать инструкции из нескольких программ одновременно.

Для этого в таких процессорах предусмотрено несколько наборов регистров. Когда происходит переключение контекста, содержимое рабочие регистры просто копируются для этой цели в один из наборов регистров.

Такие конструкции часто включают тысячи регистров вместо сотен, как в типичной конструкции. С другой стороны, регистры, как правило, являются довольно дорогостоящими из-за места на кристалле, необходимого для их реализации. Это пространство чипа может быть использовано для других целей.

Intel называет эту технологию «гиперпоточностью» и предлагает два потока на каждое ядро ​​в своей текущей линейке Core i3, Core i7 и Core i9 Desktop (а также в линейке Core i3, Core i5 и Core i7 Mobile), а также предлагает до четыре потока на ядро ​​в высокопроизводительных процессорах Xeon Phi.

Многоядерный

Многоядерные процессоры обычно представляют собой несколько ядер ЦП на одном кристалле, подключенных друг к другу через общий кэш L2 или L3, встроенный в кристалл. автобус, или он-лайн поперечный переключатель. Все ядра ЦП на кристалле имеют общие компоненты для взаимодействия с другими процессорами и остальной частью системы. Эти компоненты могут включать фронтальный автобус интерфейс, контроллер памяти взаимодействовать с динамическая память с произвольным доступом (DRAM), а кэш согласованный связь к другим процессорам, а некогерентная ссылка на южный мост и устройства ввода-вывода. Условия многоядерный и микропроцессор единица измерения (MPU) вошли в общее использование для одного кристалла, имеющего несколько ядер ЦП.

Интеллектуальная оперативная память

Один из способов обойти Узкое место фон Неймана состоит в том, чтобы объединить процессор и DRAM на одном кристалле.

Реконфигурируемая логика

Еще одно направление развития - объединение реконфигурируемой логики с универсальным процессором. В этой схеме специальный компьютерный язык компилирует быстро выполняющиеся подпрограммы в битовую маску для настройки логики. Более медленные или менее важные части программы можно запускать, разделяя их время на CPU. Этот процесс позволяет создавать такие устройства, как программное обеспечение радио, используя цифровую обработку сигнала для выполнения функций, обычно выполняемых аналоговым электроника.

Процессоры с открытым исходным кодом

Поскольку границы между аппаратным и программным обеспечением все больше стираются из-за прогресса в методологии проектирования и доступности таких микросхем, как программируемые вентильные матрицы (FPGA) и более дешевые производственные процессы, даже оборудование с открытым исходным кодом начал появляться. Слабо связанные сообщества вроде OpenCores и RISC-V недавно анонсировали полностью открытые архитектуры ЦП, такие как OpenRISC которые могут быть легко реализованы на ПЛИС или в микросхемах, изготовленных на заказ, кем угодно, без лицензионных сборов, и даже известными производителями процессоров, например Sun Microsystems выпустили конструкции процессоров (например, OpenSPARC ) под лицензиями с открытым исходным кодом.

Асинхронные процессоры

Еще один вариант - это без часов или же асинхронный процессор. В отличие от обычных процессоров, у без тактовых процессоров нет центральных часов для координации прохождения данных по конвейеру. Вместо этого этапы ЦП координируются с помощью логических устройств, называемых средства управления трубопроводом или же Секвенсоры FIFO. По сути, контроллер конвейера синхронизирует следующий этап логики, когда существующий этап завершен. Таким образом, центральные часы не нужны.

По сравнению с тактовой логикой, может быть проще реализовать высокопроизводительные устройства в асинхронной логике:

  • В процессоре с тактовой частотой ни один компонент не может работать быстрее, чем тактовая частота. В безчаточном процессоре компоненты могут работать с разной скоростью.
  • В процессоре с тактовой частотой частота не может быть выше, чем производительность самого медленного этапа в худшем случае. В ЦП без часов, когда этап завершается быстрее, чем обычно, следующий этап может немедленно принять результаты, а не ждать следующего такта часов. Этап может завершиться быстрее, чем обычно, из-за типа входных данных (например, умножение может быть очень быстрым, если оно происходит на 0 или 1), или из-за того, что он работает при более высоком напряжении или более низкой температуре, чем обычно.

Сторонники асинхронной логики считают, что эти способности будут иметь следующие преимущества:

  • меньшее рассеивание мощности для заданной производительности
  • максимально возможная скорость выполнения

Самый большой недостаток ЦП без тактовой частоты состоит в том, что большинство инструментов проектирования ЦП предполагают наличие ЦП с тактовой частотой ( синхронная схема ), поэтому создание процессора без тактовой частоты (разработка асинхронная схема ) включает в себя модификацию инструментов проектирования для работы с бессчетной логикой и выполнение дополнительного тестирования, чтобы гарантировать, что конструкция избегает метастабильность проблемы.

Несмотря на это, было построено несколько асинхронных процессоров, в том числе

Оптическая связь

Один многообещающий вариант - устранить фронтальный автобус. Современная вертикаль лазерные диоды включить это изменение. Теоретически компоненты оптического компьютера могут напрямую подключаться через голографическую или фазированную систему коммутации под открытым небом. Это обеспечит значительное увеличение эффективной скорости и гибкости конструкции, а также значительное снижение стоимости. Поскольку разъемы компьютера также являются наиболее вероятными точками отказа, система без шины может быть более надежной.

Далее, с 2010 года современные процессоры используют 64- или 128-битную логику. Оптическая суперпозиция длин волн может позволить каналам передачи данных и логике на много порядков выше, чем у электроники, без дополнительного пространства или медных проводов.

Оптические процессоры

Еще один долгосрочный вариант - использовать свет вместо электричества для цифровой логики. Теоретически это могло бы работать примерно на 30% быстрее и потреблять меньше энергии, а также обеспечивать прямой интерфейс с квантовыми вычислительными устройствами.[нужна цитата ]

Основные проблемы этого подхода заключаются в том, что в обозримом будущем электронные вычислительные элементы будут быстрее, меньше, дешевле и надежнее. Такие элементы уже меньше некоторых длин волн света. Таким образом, даже оптическая логика на основе волновода может быть неэкономичной по сравнению с электронной логикой. По состоянию на 2016 год большая часть усилий по разработке приходится на электронные схемы.

Ионные процессоры

Ранняя экспериментальная работа было сделано на основе использования химических реакций на основе ионов вместо электронных или фотонных воздействий для реализации элементов логического процессора.

Архитектура ленточной машины

По сравнению с обычным зарегистрировать машину или же штабелеукладчик архитектура, но похожая на Intel Itanium архитектура,[27] Схема адресации временных регистров была предложена Иваном Годаром и компанией, которая предназначена для значительного уменьшения сложности аппаратного обеспечения ЦП (в частности, количества внутренних регистров и, как следствие, огромных мультиплексор деревья).[28] Хотя читать и отлаживать несколько труднее, чем имена регистров общего назначения, это помогает понять, если рассматривать ремень как движущийся конвейерная лента где самые старые ценности высадиться пояс и исчезнуть. Он реализован в Архитектура мельницы.

Хронология событий

Смотрите также

Рекомендации

  1. ^ https://www.computerhistory.org/siliconengine/metal-oxide-semiconductor-mos-transistor-demonstrated/
  2. ^ Мотоёси, М. (2009). "Через кремниевый переходник (TSV)" (PDF). Труды IEEE. 97 (1): 43–48. Дои:10.1109 / JPROC.2008.2007462. ISSN  0018-9219.
  3. ^ «Транзисторы поддерживают закон Мура». EETimes. 12 декабря 2018.
  4. ^ "Кто изобрел транзистор?". Музей истории компьютеров. 4 декабря 2013 г.
  5. ^ Хиттингер, Уильям К. (1973). «Металл-оксид-полупроводники». Scientific American. 229 (2): 48–59. Bibcode:1973SciAm.229b..48H. Дои:10.1038 / scientificamerican0873-48. ISSN  0036-8733. JSTOR  24923169.
  6. ^ «1971: микропроцессор объединяет функции центрального процессора на одном кристалле». Музей истории компьютеров.
  7. ^ Мак, Памела Э. (30 ноября 2005 г.). «Микрокомпьютерная революция». Получено 2009-12-23.
  8. ^ "История в компьютерной программе" (PDF). Архивировано из оригинал (PDF) на 2011-07-19. Получено 2009-12-23. Цитировать журнал требует | журнал = (помощь)
  9. ^ а б c d е ж грамм час я Федерико Фаггин, Создание первого микропроцессора, Журнал IEEE Solid-State Circuits Magazine, Зима 2009 г., IEEE Xplore
  10. ^ а б c d е ж грамм Найджел Тоут. «Калькулятор Busicom 141-PF и микропроцессор Intel 4004». Получено 15 ноября, 2009.
  11. ^ а б c d е ж грамм час я j k л Масатоши Шима, IEEE
  12. ^ а б c d Аспрей, Уильям (1994-05-25). "Устная история: Тадаши Сасаки". Интервью № 211 для Центра истории электротехники. Институт инженеров по электротехнике и электронике, Inc.. Получено 2013-01-02.
  13. ^ Гилдер, Джордж (1990). Микрокосм: квантовая революция в экономике и технологиях. Саймон и Шустер. п. 107. ISBN  978-0-671-70592-3. В выпуске от 15 ноября 1971 г. Электронные новости появился знаковый анонс от двухлетней компании.
  14. ^ а б c d «NEC 751 (uCOM-4)». Страница коллекционера антикварных фишек. Архивировано из оригинал на 2011-05-25. Получено 2010-06-11.
  15. ^ а б c d е ж 1970 マ イ コ ン の 開 発 と 発 展 回路, Японский музей истории полупроводников
  16. ^ а б Джеффри А. Харт и Сангбэ Ким (2001), Защита прав интеллектуальной собственности в глобальном информационном порядке, Ассоциация международных исследований, Чикаго
  17. ^ а б Огдин, Джерри (январь 1975 г.). «Микропроцессорная система показателей». Информационный бюллетень Euromicro. 1 (2): 43–77. Дои:10.1016/0303-1268(75)90008-5.
  18. ^ [1]
  19. ^ [2]
  20. ^ «16-битные микропроцессоры». Музей CPU. Получено 5 октября 2010.
  21. ^ а б c "История". PFU. Получено 5 октября 2010.
  22. ^ ПАНАФАКОМ Лкит-16, Общество обработки информации Японии
  23. ^ а б http://www.hitachi.com/New/cnews/E/1997/971110B.html
  24. ^ а б c Натан Уиллис (10 июня 2015 г.). «Возрождение архитектуры SuperH». LWN.net.
  25. ^ MiniMIPS
  26. ^ Обзор SEAforth В архиве 2008-02-02 в Wayback Machine «... асинхронная схема во всем кристалле. Нет центральных часов с миллиардами бессмысленных узлов, рассеивающих бесполезную мощность. ... ядра процессора сами по себе являются асинхронными внутри».
  27. ^ http://williams.comp.ncat.edu/comp375/RISCprocessors.pdf
  28. ^ "Ремень".
  29. ^ «16-битные микропроцессоры». Музей CPU. Получено 5 октября 2010.
  30. ^ ПАНАФАКОМ Лкит-16, Общество обработки информации Японии
  31. ^ ARM7TDMI Техническое справочное руководство страница ii

внешняя ссылка