Закрытие дизайна - Design closure

В СБИС полупроводник производство, процесс Закрытие дизайна является частью рабочего процесса разработки, с помощью которого Интегральная схема дизайн изменен по сравнению с его первоначальным описанием, чтобы соответствовать растущему списку ограничений и задач проекта.

Каждый шаг в дизайне ИС (например, статический временной анализ, размещение, маршрутизация и т. д.) уже сложна и часто образует отдельную область изучения. В этой статье, однако, рассматривается общий процесс закрытия проекта, который переводит микросхему из первоначального проектного состояния в окончательную форму, в которой выполняются все его конструктивные ограничения.

Вступление

Каждая микросхема начинается с чьего-то представления о хорошем: «Если мы сможем сделать деталь, выполняющую функцию X, мы все будем богатыми!» После того, как концепция установлена, кто-то из отдела маркетинга говорит: «Чтобы сделать этот чип прибыльным, он должен стоить $ C и работать на частоте F.» Кто-то из производственного отдела говорит: «Чтобы достичь поставленных целей, этот чип должен иметь доходность Y%». Кто-то из отдела упаковки говорит: «Он должен помещаться в корпусе P и рассеивать не более Вт Вт». В конце концов, команда составляет обширный список всех ограничений и целей, которым они должны соответствовать, чтобы произвести продукт, который можно продать с прибылью. Затем руководство формирует группу разработчиков, состоящую из архитекторов микросхем, разработчиков логики, инженеров по функциональной проверке, физических проектировщиков и инженеров по времени, и поручает им создать микросхему в соответствии со спецификациями.

Ограничения против целей

Различие между ограничениями и целями простое: ограничение - это проектная цель, которая должна быть достигнута, чтобы дизайн был успешным.[1] Например, может потребоваться, чтобы микросхема работала на определенной частоте, чтобы она могла взаимодействовать с другими компонентами системы. Напротив, цель - это цель дизайна, где больше (или меньше) лучше. Например, выход обычно является целью, которая максимизируется для снижения производственных затрат. Для целей закрытия проекта различие между ограничениями и целями не имеет значения; в этой статье эти слова используются как синонимы.

Эволюция потока закрытия дизайна

Раньше создание микросхемы было гораздо более простой задачей. На заре СБИС микросхема состояла из нескольких тысяч логических схем, которые выполняли простую функцию на частотах в несколько МГц. Замыкание конструкции было простым: если все необходимые цепи и провода «поместятся», микросхема будет выполнять желаемую функцию.

Укупорка современного дизайна стала на порядки более сложной. Современные логические микросхемы могут иметь от десятков до сотен миллионов логических элементов, переключающихся со скоростью в несколько ГГц. Это улучшение было вызвано Закон Мура масштабирования технологий и внесло много новых дизайнерских решений. В результате современный разработчик СБИС должен учитывать производительность микросхемы в соответствии со списком из десятков проектных ограничений и целей, включая производительность, мощность, целостность сигнала, надежность и доходность. В ответ на этот растущий список ограничений поток завершения проектирования превратился из простого линейного списка задач в очень сложный, высоко повторяющийся поток, такой как следующий упрощенный поток проектирования ASIC:

Справочная схема проектирования ASIC

  • Фаза концепции: разрабатываются функциональные задачи и архитектура микросхемы.
  • Логический дизайн: Архитектура реализуется на языке уровня передачи регистров (RTL), затем моделируется, чтобы убедиться, что она выполняет желаемые функции. Это включает в себя функциональная проверка.
  • Планировка этажа: RTL микросхемы назначается для общих областей микросхемы, назначаются контакты ввода / вывода (I / O) и размещаются большие объекты (массивы, ядра и т. Д.).
  • Логический синтез: RTL отображается в список соединений на уровне шлюза в целевой технологии чипа.
  • Дизайн для проверки: Вставляются тестовые структуры, такие как цепочки сканирования.
  • Размещение: Ворота в списке соединений назначаются неперекрывающимся местоположениям на микросхеме.
  • Усовершенствование логики / размещения: итерационные логические преобразования и преобразования размещения для устранения ограничений производительности и мощности.
  • Вставка часов: В дизайн введены сбалансированные буферизованные деревья часов.
  • Маршрутизация: Провода, которые соединяют ворота в списке соединений, добавлены.
  • Оптимизация после подключения: устраняются оставшиеся нарушения производительности, шума и урожайности.
  • Дизайн на технологичность: Дизайн изменен, где это возможно, чтобы упростить производство.
  • Проверки подписи: Поскольку ошибки дороги, отнимают много времени и их трудно обнаружить, тщательная проверка ошибок является правилом, убедиться, что сопоставление с логикой было выполнено правильно, и проверка точного соблюдения правил производства.
  • Tapeout и генерация маски: проектные данные превращаются в фотошаблоны в подготовка данных маски.

Эволюция проектных ограничений

Цель потока состоит в том, чтобы перейти от этапа разработки концепции к рабочему кристаллу. Сложность потока является прямым результатом добавления и развития списка ограничений закрытия проекта. Чтобы понять эту эволюцию, важно понять жизненный цикл проектного ограничения. В целом, проектные ограничения влияют на процесс проектирования через следующие пять этапов эволюции:

  • Ранние предупреждения: до того, как начнут возникать проблемы с чипами, ученые и провидцы отрасли делают мрачные прогнозы относительно будущего воздействия некоторых новых технологических эффектов.
  • Аппаратные проблемы: из-за нового эффекта в полевых условиях начинают проявляться спорадические аппаратные сбои. Для того, чтобы микросхема заработала, требуется переработка конструкции и повторное вращение оборудования.
  • Метод проб и ошибок. Сформулированы ограничения на эффект, которые используются для проведения постпроектной проверки. Нарушения ограничения исправляются вручную.
  • Поиск и исправление: большое количество нарушений ограничения приводит к созданию автоматических потоков анализа и исправления после проектирования.
  • Прогнозирование и предотвращение: проверка ограничений выполняется раньше в потоке с использованием прогнозных оценок эффекта. Это приводит к оптимизации, чтобы предотвратить нарушение ограничения.

Хороший пример этой эволюции можно найти в целостность сигнала ограничение. В середине 1990-х (узел 180 нм) провидцы отрасли описывали надвигающиеся опасности связного шума задолго до того, как чипы выходили из строя. К середине-концу 1990-х проблемы с шумом возникали в современных микропроцессорах. К 2000 году были доступны инструменты автоматического анализа шума, которые использовались для руководства по устранению неполадок. Общее количество проблем с шумом, выявленных инструментами анализа по потоку, быстро стало слишком большим, чтобы их можно было исправить вручную. В ответ компании САПР разработали схемы предотвращения шума, которые в настоящее время используются в отрасли.

В любой момент времени ограничения в потоке проектирования находятся на разных стадиях своего жизненного цикла. На момент написания этой статьи, например, оптимизация производительности является наиболее зрелой и находится в пятой фазе с широким использованием потоков проектирования, основанных на времени. Оптимизация доходности с учетом мощности и дефектов входит в четвертую фазу; целостность источника питания, тип ограничения шума, находится в третьей фазе; оптимизация выхода с ограничением по цепи - во второй фазе и т. д. Список возможных кризисов ограничений первой фазы всегда можно найти в Международная технологическая дорожная карта для полупроводников (ITRS) Дорожные карты развития технологий на 15 лет.

По мере того, как ограничение становится более зрелым в процессе проектирования, оно имеет тенденцию продвигаться от конца к началу, усложняя его и возрастая в той степени, в которой оно соперничает с другими ограничениями. продвигаться по течению из-за одного из основных парадоксов дизайна: точность против влияния. В частности, чем раньше в потоке проектирования рассматривается ограничение, тем больше гибкости для его устранения. По иронии судьбы, чем раньше в потоке проектирования, тем сложнее предсказать соответствие. Например, архитектурное решение о конвейерной обработке логической функции может иметь гораздо большее влияние на общую производительность микросхемы, чем любое количество исправлений после маршрутизации. В то же время, очень сложно точно предсказать влияние такого изменения на производительность до того, как логика микросхемы будет синтезирована, не говоря уже о размещении или маршрутизации. Этот парадокс повлиял на эволюцию процесса закрытия дизайна по нескольким направлениям. Во-первых, это требует, чтобы поток проектирования больше не состоял из линейного набора дискретных шагов. На ранних этапах создания СБИС было достаточно разбить проект на отдельные этапы, то есть сначала выполнить логический синтез, затем выполнить размещение, а затем разметку. Поскольку количество и сложность ограничений закрытия проекта увеличились, поток линейного проектирования нарушился. Раньше, если после трассировки оставалось слишком много нарушений временных ограничений, необходимо было выполнить цикл, немного изменить настройки инструмента и повторно выполнить предыдущие шаги размещения. Если ограничения по-прежнему не соблюдались, необходимо было вернуться назад в потоке, изменить логику чипа и повторить этапы синтеза и размещения. Этот тип цикла требует времени и не может гарантировать сходимость, то есть можно вернуться в поток, чтобы исправить одно нарушение ограничения, только чтобы обнаружить, что исправление вызвало другое несвязанное нарушение.

Смотрите также

Рекомендации

  1. ^ Ральф П. и Ванд Ю. Предложение по формальному определению концепции дизайна. In, Lyytinen, K., Loucopoulos, P., Милопулос, Дж., и Робинсон, У. (ред.), Разработка требований к дизайну: десятилетняя перспектива: Springer-Verlag, 2009, стр. 103-136.
  • Справочник по автоматизации проектирования электроники для интегральных схем, Лаваньо, Мартин и Шеффер, ISBN  0-8493-3096-3 Обзор области автоматизация проектирования электроники. В частности, эта статья взята (с разрешения) из введения главы 10, том II, Закрытие дизайна пользователя John Cohn.