Дизайн интегральной схемы - Integrated circuit design

Вид макета простого КМОП-усилителя (входы слева, а компенсационный конденсатор справа). Металлический слой окрашен в синий цвет, зеленый и коричневый - Si, легированный N и P, поликремний - красный, а переходные отверстия - крестики.

Дизайн интегральной схемы, или же Дизайн ИС, является подмножеством электронная инженерия, охватывая конкретную логика и схемотехника методы, необходимые для проектирования интегральные схемы, или ИС. ИС состоят из миниатюрных электронные компоненты встроен в электрическая сеть на монолитном полупроводник субстрат фотолитография.

Дизайн ИС можно разделить на широкие категории: цифровой и аналог Дизайн ИС. Цифровая ИС предназначена для производства таких компонентов, как микропроцессоры, ПЛИС, воспоминания (баран, ПЗУ, и вспышка ) и цифровой ASIC. Цифровой дизайн фокусируется на логической корректности, максимальном увеличении плотности схем и размещении схем так, чтобы тактовые и временные сигналы маршрутизировались эффективно. Разработка аналоговых ИС также специализируется на разработке ИС питания и РФ Дизайн ИС. Аналоговая конструкция ИС используется в конструкции операционные усилители, линейные регуляторы, петли фазовой автоподстройки частоты, генераторы и активные фильтры. Аналоговый дизайн больше связан с физикой полупроводниковых устройств, такой как усиление, согласование, рассеяние мощности и сопротивление. Точность усиления и фильтрации аналогового сигнала обычно имеет решающее значение, и в результате аналоговые ИС используют активные устройства большей площади, чем цифровые конструкции, и обычно имеют менее плотную схему.

Современные ИС чрезвычайно сложны. Средний чип настольного компьютера, по состоянию на 2015 год, содержит более 1 миллиарда транзисторов. В правила поскольку то, что можно и что нельзя производить, также чрезвычайно сложно. Общие процессы IC 2015 года насчитывают более 500 правил. Кроме того, поскольку сам производственный процесс не является полностью предсказуемым, дизайнеры должны учитывать его статистический природа. Сложность современной конструкции ИС, а также давление рынка, направленное на быстрое производство конструкций, привели к широкому использованию инструменты автоматизированного проектирования в процессе проектирования ИС. Короче говоря, конструкция ИС с использованием Программное обеспечение EDA это разработка, тестирование и проверка инструкций, которые должна выполнять ИС. Интегральная схема, которую иногда называют микросхемой или микрочипом, представляет собой полупроводник, из которого изготовлены тысячи миллионов крошечных резисторов, конденсаторов и транзисторов. ИС может функционировать как усилитель, генератор, таймер, счетчик, компьютерная память или микропроцессор.

Основы

Проектирование интегральных схем включает создание электронных компонентов, таких как транзисторы, резисторы, конденсаторы и соединять этих компонентов на кусок полупроводника, обычно кремний. Метод изоляции отдельных компонентов, образующихся в субстрат необходимо, поскольку кремний подложки является проводящим и часто образует активную область отдельных компонентов. Два общих метода: изоляция p-n перехода и диэлектрическая изоляция. Следует обратить внимание на рассеиваемую мощность транзисторов и сопротивление межсоединений, а также на плотность тока межсоединения, контакты и переходные отверстия поскольку микросхемы содержат очень крошечные устройства по сравнению с дискретными компонентами, такие проблемы не столь важны. Электромиграция в металлическом соединении и ESD повреждение крошечных компонентов также вызывает беспокойство. Наконец, физическая компоновка определенных субблоков схемы обычно имеет решающее значение для достижения желаемой скорости работы, для отделения шумных частей ИС от тихих частей, для уравновешивания эффектов тепловыделения в ИС или для облегчения размещение подключений к схемам за пределами ИС.

Шаги проектирования

Основные этапы процесса проектирования ИС

Типичный цикл проектирования ИС состоит из нескольких этапов:

  1. Спецификация системы
    1. Технико-экономическое обоснование и оценка размера штампа
    2. Функциональный анализ
  2. Архитектурный или системный дизайн
  3. Логический Дизайн
    1. Аналоговый дизайн, моделирование и компоновка
    2. Цифровой дизайн и моделирование
    3. Системное моделирование и проверка
  4. Схемотехника
    1. Синтез цифрового дизайна
    2. Дизайн для теста и Автоматическая генерация тестовой таблицы
    3. Дизайн по технологичности (IC)
  5. Физический дизайн
    1. Планировка этажей
    2. Место и маршрут
    3. Паразитарная экстракция
  6. Физическая проверка и подтверждение
    1. Статическое время
    2. Совместное моделирование и расчет времени
  7. Подготовка данных маски (Постобработка макета)
    1. Чип-отделка с Лента
    2. Расположение прицельной сетки
    3. Подготовка макета к маске
  8. Изготовление вафли
  9. Упаковка
  10. Умереть тест
    1. Пост-проверка кремния и интеграция
    2. Характеристика устройства
    3. Доработать (при необходимости)
  11. Развертывание чипа
    1. Создание таблицы данных (обычно Формат переносимого документа (PDF) файл)
    2. Наращивать
    3. Производство
    4. Анализ урожайности / Анализ гарантии Надежность (полупроводник)
    5. Анализ отказов при любом возврате
    6. Планируйте чип следующего поколения, используя производственную информацию, если это возможно

Грубо говоря, дизайн цифровых ИС можно разделить на три части.

  • Электронная система на уровне дизайн: на этом этапе создается пользовательская функциональная спецификация. Пользователь может использовать различные языки и инструменты для создания этого описания. Примеры включают C /C ++ модель, SystemC, SystemVerilog Модели уровня транзакции, Simulink и MATLAB.
  • Дизайн RTL: этот шаг преобразует пользовательскую спецификацию (то, что пользователь хочет, чтобы чип делал) в зарегистрировать уровень передачи (RTL) описание. RTL описывает точное поведение цифровых схем на кристалле, а также взаимосвязи с входами и выходами.
  • Физический дизайн: на этом шаге используется RTL и библиотека доступных логических вентилей и создается конструкция микросхемы. Это включает в себя выяснение, какие ворота использовать, определение мест для них и их соединение.

Обратите внимание, что второй шаг, RTL-дизайн, отвечает за правильность работы микросхемы. Третий шаг, физический дизайн, вообще не влияет на функциональность (если все сделано правильно), но определяет, насколько быстро работает чип и сколько он стоит.

Жизненный цикл дизайна

В Интегральная схема (IC) процесс разработки начинается с определения требований к продукту, продолжается через определение архитектуры, реализацию, ввод в эксплуатацию и, наконец, производство. Ниже описаны различные этапы процесса разработки интегральной схемы. Хотя фазы представлены здесь просто, на самом деле итерация и эти шаги могут повторяться несколько раз.

Требования

Перед архитектура могут быть определены некоторые цели продукта высокого уровня должны быть определены. В требования обычно создаются кросс-функциональной командой, которая занимается рыночная возможность, потребности клиентов, осуществимость и многое другое. Этот этап должен привести к документ требований к продукту.

Архитектура

В архитектура определяет фундаментальную структуру, цели и принципы продукта. Он определяет концепции высокого уровня и внутреннюю ценность продукта. Команды по архитектуре принимают во внимание множество переменных и взаимодействуют со многими группами. Люди, создающие архитектуру, обычно имеют значительный опыт работы с системами в той области, для которой создается архитектура. Рабочий продукт этапа архитектуры - архитектурный Технические характеристики.

Микроархитектура

Микроархитектура на шаг ближе к железу. Он реализует архитектуру и определяет конкретные механизмы и структуры для достижения этой реализации. Результатом этапа микроархитектуры является спецификация микроархитектуры, в которой описаны методы, используемые для реализации архитектуры.

Выполнение

На этапе реализации сам дизайн создается с использованием спецификации микроархитектуры в качестве отправной точки. Это связано с низким уровнем определение и разбиение, запись код, ввод схемы и проверка. Эта фаза заканчивается дизайн достижение лента.

Воспитывать

После того, как дизайн создан, приклеен и изготовлен, поступает реальное оборудование, «первый кремний», который доставляется в лабораторию, где он проходит через воспитывать. Воспроизведение - это процесс включения, тестирования и описания дизайна в лаборатории. Многочисленные тесты выполняются, начиная с очень простых тестов, таких как обеспечение включения устройства, до гораздо более сложных тестов, которые пытаются различными способами нагружать деталь. Результатом фазы ознакомления является документирование данные характеристики (насколько хорошо деталь работает согласно спецификации) и ошибки (неожиданное поведение).

Производство

Производство - это задача перехода от проектирования к серийному производству. Несмотря на то, что дизайн мог успешно соответствовать спецификациям продукта в лаборатории на этапе внедрения, инженеры по продукту сталкиваются с множеством проблем, пытаясь серийно производить эти проекты. В IC должны быть увеличены до объемов производства с приемлемой доходностью. Целью этапа производства является выход на массовое производство по приемлемой цене.

Поддержание

Как только дизайн становится зрелым и поступает в массовое производство, его необходимо поддерживать. Необходимо постоянно контролировать процесс и быстро решать проблемы, чтобы избежать значительного влияния на объемы производства. Целью поддержки является поддержание объемов производства и постоянное снижение затрат, пока продукт не достигнет конец жизни.

Процесс проектирования

Микроархитектура и дизайн на системном уровне

Первоначальный процесс проектирования микросхемы начинается с проектирования на уровне системы и планирования микроархитектуры. В компаниях, занимающихся проектированием микросхем, руководство и часто аналитики разрабатывают предложение для группы разработчиков, чтобы начать разработку нового чипа, который будет соответствовать отраслевому сегменту. На этом этапе встречаются разработчики верхнего уровня, чтобы решить, как чип будет работать функционально. На этом этапе определяется функциональность и дизайн ИС. Разработчики интегральных схем наметят функциональные требования, средства проверки и методологии тестирования для всего проекта, а затем превратят предварительный проект в спецификацию системного уровня, которую можно моделировать с помощью простых моделей с использованием таких языков, как C ++ и MATLAB, и инструментов эмуляции. Для чистых и новых проектов этап проектирования системы - это то, где Набор инструкций и работа планируется, и в большинстве микросхем существующие наборы команд изменены для более новой функциональности. Дизайн на этом этапе часто представляет собой такие утверждения, как кодируется в MP3 формат или же орудия Арифметика с плавающей запятой IEEE. На более поздних этапах процесса проектирования каждое из этих невинно выглядящих утверждений расширяется до сотен страниц текстовой документации.

RTL дизайн

После согласования проекта системы разработчики RTL реализуют функциональные модели на языке описания оборудования, например Verilog, SystemVerilog, или же VHDL. Использование компонентов цифрового дизайна, таких как сумматоры, переключатели и конечные автоматы, а также концепций компьютерной архитектуры, таких как конвейерная обработка, суперскалярное выполнение и предсказание ветвления, Разработчики RTL разбивают функциональное описание на аппаратные модели компонентов микросхемы, работающих вместе. Каждое из простых утверждений, описанных в проекте системы, может легко превратиться в тысячи строк RTL кода, поэтому крайне сложно проверить, что RTL будет делать правильные вещи во всех возможных случаях, которые может вызвать пользователь.

Чтобы уменьшить количество функциональных ошибок, отдельная группа проверки оборудования возьмет RTL и разработает тестовые стенды и системы, чтобы проверить, действительно ли RTL выполняет одни и те же шаги во многих различных условиях, классифицированных как область функциональная проверка. Используется много техник, ни одна из них не идеальна, но все они полезны - обширные логическое моделирование, формальные методы, аппаратная эмуляция, ворсинок -как проверка кода, покрытие кода, и так далее.

Крошечная ошибка может сделать весь чип бесполезным или, что еще хуже. Известный Ошибка Pentium FDIV приводило к тому, что результаты деления оказывались неверными максимум на 61 часть на миллион в случаях, которые происходили очень редко. Никто этого даже не заметил, пока чип не был в производстве несколько месяцев. Пока что Intel был вынужден предложить бесплатную замену каждого проданного чипа, пока он не исправит ошибку, за 475 миллионов долларов США.[нужна цитата ]

Физический дизайн

Шаги физического проектирования в потоке цифрового проектирования

RTL - это только поведенческая модель фактической функциональности того, в чем должен работать чип. Он не имеет никакого отношения к физическому аспекту того, как чип будет работать в реальной жизни, с точки зрения материалов, физики и электротехники. По этой причине следующий шаг в процессе проектирования ИС, физический дизайн Этап заключается в преобразовании RTL в фактические геометрические представления всех электронных устройств, таких как конденсаторы, резисторы, логические вентили и транзисторы, которые будут размещены на микросхеме.

Ниже перечислены основные этапы физического проектирования. На практике нет простого прогресса - требуется значительная итерация, чтобы обеспечить одновременное достижение всех целей. Это сложная проблема сама по себе, называемая закрытие дизайна.

Аналоговый дизайн

До появления микропроцессоров и средств проектирования на основе программного обеспечения аналоговые ИС разрабатывались с использованием ручных расчетов и компонентов технологического комплекта. Эти ИС были схемами низкой сложности, например, операционные усилители, обычно включающий не более десяти транзисторов и несколько соединений. Итерационный процесс проб и ошибок и «чрезмерная разработка» размеров устройства часто были необходимы для создания производимой ИС. Повторное использование проверенных конструкций позволило построить все более сложные ИС на основе предварительных знаний. Когда в 1970-х годах стала доступна недорогая компьютерная обработка, компьютерные программы были написаны для моделирования схем с большей точностью, чем практические вычисления вручную. Первый имитатор схем для аналоговых ИС назывался СПЕЦИЯ (Программа моделирования с упором на интегральные схемы). Компьютеризированные инструменты моделирования схем делают проектирование ИС более сложным, чем ручные вычисления, что делает дизайн аналоговым. ASIC практичный.

Поскольку при аналоговом дизайне необходимо учитывать множество функциональных ограничений, ручное проектирование по-прежнему широко распространено. В результате современные потоки проектирования аналоговых схем характеризуются двумя разными стилями проектирования - нисходящим и восходящим.[2] В нисходящем стиле дизайна используются инструменты на основе оптимизации, аналогичные традиционным цифровым потокам. В процедурах «снизу вверх» повторно используются «экспертные знания» с результатами ранее разработанных решений и отраженных в процедурном описании, имитируя решение эксперта.[2] Примером являются генераторы ячеек, такие как PCells.

Как справиться с изменчивостью

Проблема, наиболее важная для проектирования аналоговых ИС, связана с изменчивостью отдельных устройств, построенных на полупроводниковом кристалле. В отличие от схемотехники на уровне платы, которая позволяет разработчику выбирать устройства, каждое из которых было протестировано и разделено на группы в соответствии с их значением, значения устройств на ИС могут широко варьироваться, что не поддается контролю разработчиком. Например, некоторые резисторы IC могут отличаться на ± 20%, а β интегрального BJT может изменяться от 20 до 100. В последних процессах КМОП β вертикальных PNP-транзисторов может даже опускаться ниже 1. Чтобы усложнить конструкцию, свойства устройства часто различаются в зависимости от обрабатываемой полупроводниковой пластины. Свойства устройства могут даже значительно различаться для каждой отдельной ИС из-за допирования. градиенты. Основная причина этой изменчивости заключается в том, что многие полупроводниковые устройства очень чувствительны к неконтролируемым случайным изменениям в процессе. Незначительные изменения времени диффузии, неравномерные уровни легирования и т. Д. Могут иметь большое влияние на свойства устройства.

Некоторые методы проектирования, используемые для уменьшения влияния вариаций устройства:[3]

  • Использование соотношений резисторов, которые точно совпадают, а не абсолютного значения резистора.
  • Использование устройств с подобранными геометрическими формами, чтобы они соответствовали вариациям.
  • Делаем устройства большими, так что статистические вариации становятся незначительной частью общего свойства устройства.
  • Сегментирование больших устройств, таких как резисторы, на части и их переплетение для устранения вариаций.
  • С помощью общий центроид компоновка устройства для устранения вариаций в устройствах, которые должны точно соответствовать (например, дифференциальная пара транзисторов операционный усилитель ).

Продавцы

Три крупнейших компании, продающих автоматизация проектирования электроники инструменты Synopsys, Каденция, и Наставник Графика.[4]

Смотрите также

Рекомендации

  1. ^ Дж. Лиениг, Дж. Шайбле (2020). «Глава 3.3: Данные маски: постобработка макета». Основы топологии электронных схем. Springer. п. 102-110. ISBN  978-3-030-39284-0.
  2. ^ а б Дж. Лиениг, Дж. Шайбле (2020). «Глава 4.6: Аналоговые и цифровые схемы проектирования». Основы топологии электронных схем. Springer. п. 151-159. ISBN  978-3-030-39284-0.
  3. ^ Басу, Джойдип (2019-10-09). «От проектирования до вывода на ленту в технологии изготовления интегральных схем SCL 180 нм CMOS». Журнал образования IETE. 60 (2): 51–64. arXiv:1908.10674. Дои:10.1080/09747338.2019.1657787. S2CID  201657819.
  4. ^ «Разработки мульти-CAD-моделей» (PDF). Тенденции рынка IC CAD 2015. 2015-07-11.

дальнейшее чтение

  • Справочник по автоматизации проектирования электроники для интегральных схем, Лаваньо, Мартин и Шеффер, ISBN  0-8493-3096-3 Обзор области автоматизация проектирования электроники, один из основных факторов современного дизайна ИС.

внешняя ссылка